基于FPGA的1553B总线控制器的实现  被引量:4

Realization of 1553B bus controller based on FPGA

在线阅读下载全文

作  者:胡亚平[1] 

机构地区:[1]中国电子科技集团公司第四十一研究所,蚌埠233010

出  处:《国外电子测量技术》2008年第8期63-65,74,共4页Foreign Electronic Measurement Technology

摘  要:本文介绍了在FPGA中实现1553B总线控制器的方法。重点说明了在FPGA中构建一个精简指令的32位CPU内核的方法、消息发生器的设计以及消息发生与处理流程。本技术克服了使用1553B专用协议芯片的不便,为1553B总线的测试提供了一个很好的解决方案。This paper introduces the method to realize 1553B bus controller in FPGA, expatiating with emphasis on the method to construct a 32 b CPU core with reduced instructions in FPGA, the design of message generator, and the flow of message generation and process. This technology overcomes the inconvenience when using 1553B dedicated protocol chip, provides the valuable solution to test 1553B bus.

关 键 词:CPU内核 总线控制器 消息 

分 类 号:TP336[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象