基于高性能数字芯片的多协议可编程接口设计  

Design of Multi-Protocol Programmable Input Interface Based on High-Performance Digital Chips

在线阅读下载全文

作  者:陈磊[1] 陈子晏[1] 杨华[1] 赖宗声[1] 景为平[2] 

机构地区:[1]华东师范大学微电子电路与系统研究所,上海200062 [2]南通大学江苏省专用集成电路设计重点实验室,江苏南通226007

出  处:《半导体技术》2008年第8期730-733,共4页Semiconductor Technology

基  金:上海市科委资助项目(06SA14);江苏省专用集成电路设计重点实验室项目(JSICK0601)

摘  要:设计并制作了一种基于SMIC18混合信号工艺,可用于高性能数字芯片中的多协议、可编程输入接口电路。Cadence SPECTRE仿真及测试结果表明,电路可以在多种不同的JEDEC标准协议下工作并自由切换,并加入可控延迟,根据不同协议,电路可以编程选择不同的输入缓冲路径,在同一模块上集成10种JEDEC协议标准。电路同时可以在高至200MHz的HSTL协议下工作,也可以满足LVTTL等协议的5V耐压需求。A multi-protocol, programmable input interface circuits by SMIC18 mixed-signal process was proposed, which applied in high-performance digital chips. Simulated by Cadence SPECTRE and tested, the results indicate that the chip can interface with ICs that under JEDEC multi-protocols with a programmable delay, and switch freely. According to different protocols, the circuits is eonfigurable to choose special buffer for input, so 10 JEDEC standards are glued on the same block, involving HSTL with 200 MHz and LVTYL with 5 V tolerant .

关 键 词:输入输出接口模块 可编程控制 JEDEC标准 可编程延迟 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象