CRC编码运算中移位寄存器的设计  

Design of Shift Register in CRC Code Operation

在线阅读下载全文

作  者:许正荣[1,2] 贾贤龙[2] 李阳[1] 杨敦毅[1] 

机构地区:[1]安徽农业大学信息与计算机学院,安徽合肥230036 [2]合肥工业大学,安徽合肥230009

出  处:《计算机技术与发展》2008年第11期103-105,108,共4页Computer Technology and Development

基  金:安徽省高校青年教师项目资助(2007jq1047)

摘  要:循环冗余校验(CRC)是一种编码简单且有效的串行数据校验方法,在通信及计算机数据存储中得到了广泛应用。在串行CRC编码实现中,移位寄存器主要完成将并行输入数据转换成串行输出数据的功能,是整个设计的重要组成部分。以发送8位信息码为例,在Altera公司的开发工具QuartusⅡ软件下,分别选用数字集成电路芯片74LS166和VHDL编程两种方法,成功地完成了移位寄存器的设计,可以满足不同的应用需求。仿真结果准确、可靠,符合设计需要,有一定的实用意义。Cyclic redundancy check(CRC) is widely used in communication and data storage because of high dependability and easy of realization. The shift register's function is completion of parallel data input into serial data output. The design of shift register is an important part in the realization of CRC code. Takes the transmission of 8 bit data as an example, selects two methods of integrated circuit chip 74LS166 and VHDL, in Altera Corporation's Quartus Ⅱ software. It has completed the design of shift register successfully and met the needs of different applications. The simulation result is accurate and reliable, conforms to the design need, has certain practical significance.

关 键 词:循环冗余校验 移位寄存器 74LS166 VHDL 

分 类 号:TP311[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象