检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:王文君[1,2] 朱晓暄[1,2] 康桂霞[1,2] 张平[1,2]
机构地区:[1]北京邮电大学泛网无线通信教育部重点实验室,北京100876 [2]北京邮电大学无线新技术研究所,北京100876
出 处:《数据采集与处理》2008年第B09期113-118,共6页Journal of Data Acquisition and Processing
基 金:"863"国家高科技(2006AA01Z283)资助项目
摘 要:提出一种高吞吐量、低复杂度、可扩展的非正则低密度校验(Low density parity check,LDPC)码准并行编码结构及译码结构及其实现方案,该编码结构和译码结构针对不同码长的非正则结构化LDPC码可进行相应扩展。通过对编译码算法、优化编译码结构进行调整,降低了编译码器硬件实现中的关键路径迟延,并采用Xilinx公司的Virtex-4 VLX80 FPGA芯片实现了一个码长10 240,码率1/2的非正则结构化LDPC码编码器和译码器。实现结果表明:该编码器信息吞吐量为1.878 Gb/s,该译码器在采用18次迭代情况下信息吞吐量可达223 Mb/s。Low-density high-speed reconfigurable encoding and decoding architectures, are proposed with the field programmable gate array(FPOA) implementation of irregular structured low density parity check(LDPC) codes. The enhanced semi-parallel encoding and decoding architectures are easily scalable and reconfigurable for different block sizes. Encoding and decoding algorithm transformation and architectural level optimizations are used to reduce the critical path in the FPGA implementation. Based on the architecture, encoder and decoder of irregular structured LDPC codes (10 240, 5 120) are implemented on Xilinx FPGA Virtex-4 VLX80. The FPGA implementation results show that the irregular I.DPC encoder can achieve a maximum(source data) encoding throughput of 1. 878 Gb/s and the irregular decoder can achieve a maximum(source data) decoding throughput of 223 Mb/s at 18 iterations.
关 键 词:结构化低密度校验码 非规则 FPGA实现 准并行编译码结构
分 类 号:TN911.22[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.117