检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西安电子科技大学ISN国家重点实验室,西安710071
出 处:《空间电子技术》2009年第1期40-43,102,共5页Space Electronic Technology
基 金:国家自然科学基金资助项目(60496316)
摘 要:文章提出了一种可以兼容不同码率规则和非规则准循环低密度校验码(LD-PC)的部分并行译码结构,基于该部分并行结构在Altera公司的StratixII-EP2S90器件上验证并实现了DTMB标准中三种准循环低密度校验码的译码器。FPGA资源统计表明,在并行路数相同的情况下,采用该部分并行结构可以节省大约45%的逻辑单元。A partially-parallel decoder architecture is proposed, which is not only suitable for different code-rates, but also can be used for both regular and irregular Quasi-Cyclic LDPC codes. Based on the architecture, a decoder for the three kinds of QC-LDPC codes in DTMB standard has been implemented on the FPGA device Altera StratixlI-EP2S90. Statistical results show that about 45% of logic units can be saved by using the architecture.
分 类 号:TN764[电子电信—电路与系统] TP312[自动化与计算机技术—计算机软件与理论]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222