准循环LDPC码译码器的FPGA实现  被引量:5

An FPGA Implementation of QC-LDPC Decoder

在线阅读下载全文

作  者:何庆涛[1] 周正[1] 葛建华[1] 

机构地区:[1]西安电子科技大学ISN国家重点实验室,西安710071

出  处:《空间电子技术》2009年第1期40-43,102,共5页Space Electronic Technology

基  金:国家自然科学基金资助项目(60496316)

摘  要:文章提出了一种可以兼容不同码率规则和非规则准循环低密度校验码(LD-PC)的部分并行译码结构,基于该部分并行结构在Altera公司的StratixII-EP2S90器件上验证并实现了DTMB标准中三种准循环低密度校验码的译码器。FPGA资源统计表明,在并行路数相同的情况下,采用该部分并行结构可以节省大约45%的逻辑单元。A partially-parallel decoder architecture is proposed, which is not only suitable for different code-rates, but also can be used for both regular and irregular Quasi-Cyclic LDPC codes. Based on the architecture, a decoder for the three kinds of QC-LDPC codes in DTMB standard has been implemented on the FPGA device Altera StratixlI-EP2S90. Statistical results show that about 45% of logic units can be saved by using the architecture.

关 键 词:低密度校验码 最小和算法 部分并行结构 译码器 

分 类 号:TN764[电子电信—电路与系统] TP312[自动化与计算机技术—计算机软件与理论]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象