检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]湖南大学计算机与通信学院,长沙410082 [2]湖南大学软件学院,长沙410082
出 处:《计算机辅助设计与图形学学报》2009年第4期500-504,共5页Journal of Computer-Aided Design & Computer Graphics
基 金:国家自然科学基金(60673085;60773207);教育部留学回国人员科研启动基金;湖南省自然科学基金(06JJ4074)
摘 要:在扫描树测试技术中,对相容单元扫描移入相同的测试向量值可以显著地减少测试应用时间,但会使测试需要的引脚数和测试响应数据量增大.为了减少扫描树测试结构需要的引脚数以及测试响应数据量,同时克服错误位扩散带来的困难,在异或网络的基础上,提出一种适用于扫描树结构的测试响应压缩器.该压缩器由扩散抑制电路和异或网络构成,通过抑制电路消除错误位扩散给测试响应压缩带来的困难.最后,用实验数据从性能上分析了该测试响应压缩器的适用性,对于ISCAS89标准电路,最高将输出压缩74倍,且没有混叠产生.Scan tree techniques reduce test application time drastically by shifting the same test data into the compatible scan cells simultaneously. However, both its test pins and test response data volume increase. This paper proposes a test response compactor for extended compatibilities scan tree construction based on an XOR-network to reduce the test pins, test response data volume and to overcome the error bits diffuse problem at the same time. The proposed compactor consists of a diffusion control logic and an XOR-network. The diffusion control logic eliminates the error bits diffusion problem. Experimental results show that the proposed compactor brings 0 aliasing for ISCAS'89 benchmark circuits while the compaction ratio is up to 74X.
关 键 词:可测试性设计 全扫描测试 扫描树 测试响应压缩 异或网络
分 类 号:TP302[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.229