检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京信息科技大学光电信息与通信工程学院,北京100101 [2]中国科学院微电子所,北京100029
出 处:《数据采集与处理》2009年第3期369-374,共6页Journal of Data Acquisition and Processing
基 金:国家自然科学基金(60501007)资助项目;北京市教委科技面上项目(KM200510772007);北京市委组织部优秀人才(0042D0500705)资助项目;北京市中青年骨干教师项目
摘 要:利用CMOS模拟电路设计了模拟概率计算模块,并以此为基础,通过晶体管级的模拟电路设计,构造了(5,2,3)网格码完整的新型模拟概率译码器,给出了模拟译码器的译码性能。当信噪比大于4.8dB时,对于950 kHz的输入信号,输出没有错误。当输入信号为6MHz时,误码率约为10^(-4)。在5 V工作条件下,译码器功耗为2.957mW。测试结果表明,在速度一定的条件下,与采用数字电路实现的译码器相比,该模拟译码嚣的功耗和芯片面积至少减少了一个数量级。该设计方法适用于实现网格码、Turbo码以及LDPC码等的模拟译码器。To study the design method of analog decoder, this paper realizes an analog probability computing module and fabricates a novel full analog probability decoder of (5, 2, 3) trellis code by CMOS circuits. The decoding performance of the analog decoder is given. When SNR is 4.8dBfor 950 kHz input signal, there is no error in the output of the decoder. When the frequency of the input signal is 6 MHz, the error bit rate is about 10^-4. Under work condition of 5 V, the power consumption of the decoder is 2. 957 mW. Simulation tests show that the analog decoder decreases at least one order of magnitude in power consumption and chip area at the same bit rate compared with the decoder designed by digital circuits. The design method can be used for fabricating the analog decoder of trellis code, Turbo code and low-density-pority-check (LDPC) code.
关 键 词:概率计算 网格码 模拟译码器 TURBO码 LDPC码
分 类 号:TN919.31[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.225.72.113