并行自动测试系统硬件结构研究  被引量:9

Research on the Hardware Architecture of Parallel Auto Test System

在线阅读下载全文

作  者:卓家靖[1,2] 孟晨[1] 方丹[1] 

机构地区:[1]军械工程学院导弹工程系,河北石家庄050003 [2]武汉军械士官学校,湖北武汉430075

出  处:《计算机测量与控制》2009年第5期820-821,853,共3页Computer Measurement &Control

摘  要:为实现自动测试系统高效率和低成本,对并行自动测试系统的硬件结构进行了研究,提出了单处理器架构方式下的并行自动测试系统硬件结构;并具体对测试控制器、接口总线、仪器资源以及开关系统等各硬件模块的特点进行了研究,通过分析它们对并行测试的支持,明确了并行自动测试系统设计中的关键技术,可指导系统的实际开发。For the purposes of high efficiency and low cost, the hardware architecture of parallel auto test system with single CPU is put forward. The character of the hardware modules in the system such as test controller,interface buses,instrument resources and switch system are researched in detail. And through analyzing the character in the application of parallel test, the key in the design of parallel auto test system is defined. It can guide the development of the system.

关 键 词:自动测试系统 并行测试 硬件结构 仪器资源 开关系统 

分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象