0.18m CMOS中用于频率综合的时间数字转换器  被引量:1

Time-to-digital converter for frequency synthesis in 0.18 μm CMOS

在线阅读下载全文

作  者:周郭飞[1] 苏厉[1] 金德鹏[1] 葛宁[1] 曾烈光[1] 

机构地区:[1]清华大学电子工程系,微波与数字通信国家重点实验室,北京100084

出  处:《清华大学学报(自然科学版)》2009年第8期1209-1213,共5页Journal of Tsinghua University(Science and Technology)

基  金:国家“八六三”高技术项目(2007AA01Z2b3,2008AA01A331,2008AA01Z107);国家“九七三”重点基础研究发展项目(2007CB310701)

摘  要:该文提出一种应用于全数字锁相环高分辨率的时间数字转换器TDC。该TDC延时单元由两级特殊的反相器构成,其中第一个反相器只考虑上升沿,而第二个反相器只考虑下降沿,通过合理选择两级反相器的尺寸可使总延时小于传统延时单元的一半,从而提高了TDC的分辨率。针对这种只考虑单沿的延时单元,该文还提出了相应的TDC系统。实验结果表明,在0.18μm CMOS工艺下,该文提出TDC的分辨率能达到28 ps。A time to-digital converter (TDC) was developed for high resolution frequency synthesis. The system measures only the rising edge transitions in the first inverter and the falling edge transitions in the second, so the total delay in the cell can be reduced to less than half the delay of traditional systems by choosing appropriate sizes of these transistors. The resolution can then be dramatically improved. Simulations show that the system resolution reaches 28 ps in 0.18 μm CMOS.

关 键 词:时间数字变换器 延时链 延时估计 

分 类 号:TN742.1[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象