检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京交通大学电子信息工程学院,北京100044 [2]北京无线电测量研究所,北京100039
出 处:《现代电子技术》2009年第23期197-200,共4页Modern Electronics Technique
基 金:国家自然科学基金资助项目(60872081);北京市自然科学基金(4092034);北京交通大学人才基金(W07J0250)
摘 要:高斯白噪声发生器用于雷达系统和通信信道的测试,采用现场可编程门阵列(FPGA)实现噪声发生器的设计,在Altera公司的QuartusⅡ软件环境下,进行模块化设计方案,将FPGA实现的功能分为m序列产生模块、FIR数字滤波器模块、DDS模块和合成模块四个主要功能性模块,详细分析了m序列发生算法、FIR滤波算法和DDS算法。应用VHDL语言实现模块功能性设计。该系统采用CycloneⅡ芯片EP2C8N,输出噪声带宽可调,计算量小,可重复性好。The white Gaussian noise generator is used to test the radar system and the communication channel. The noise generator is designed by FPGA technology. With the help of Quartus Ⅱ software of Altera Company, the function of FPGA is divided into four units,including m sequence generating unit,FIR filtering unit,DDS unit and synthesizing unit. The language VHDL is adopted to accomplish the unit design. The design uses the chip CycloneⅡ EP2C8N,and the output noise bandwidth can be adjusted, the computation is less, and the noise can be generated repeatedly.
分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.33