0.13μm CMOS 60dB SFDR的8bit 250MS/s模数转换器(英文)  

8 bit 250 MS/s Pipelined ADC with 60 dB SFDR in 0.13 μm CMOS

在线阅读下载全文

作  者:万培元[1] 方狄[1] 崔伟[1] John Yu 林平分[1] 

机构地区:[1]北京工业大学北京市嵌入式系统重点实验室,北京100022

出  处:《半导体技术》2009年第12期1240-1243,共4页Semiconductor Technology

基  金:Project supported by Beijing Municipal Science & Technology Commission(D0304004040111)

摘  要:论述了一种高速度低功耗的8位250 MHz采样速度的流水线型模数转换器(ADC)。在高速度采样下为了实现大的有效输入带宽,该模数转换器的前端采用了一个采样保持放大器(THA)。为了实现低功耗,每一级的运放功耗在设计过程中具体优化,并在流水线上逐级递减。在250 MHz采样速度下,测试结果表明,在1.2 V供电电压下,所有模块总功耗为60 mW。在19 MHz的输入频率下,SFDR达到60.1 dB,SNDR为46.6 dB,有效比特数7.45。有效输入带宽大于70 MHz。该ADC采用TSMC 0.13μm CMOS 1P6M工艺实现,芯片面积为800μm×700μm。A high speed and low power pipelined 8 bit 250 MS/s analog to digital converter (ADC) was described. To perform high speed operation with large effective input bandwidth, a track-and-hold amplifier (THA) was used in the front-end. To reduce the power consumption, the amplifiers in each stage were optimized and scaled in the following pipeline chain. At 250 MS/s conversion rate, the measurement results show that the total power consumption is 60 mW including on-chip clock generator, reference, voltage buffer, pipeline chain and digital logical with 1.2 V power supply. The proposed ADC achieves 60.1 dB SFDR, 46.6 dB SNDR and ENOB of 7.45 at 19 MHz input frequency. The effective resolution bandwidth is larger than 70 MHz. The ADC is designed using TSMC 0.13 μm 6-Metal 1-Poly CMOS process and occupies an area of 800 μm × 700 μm.

关 键 词:数模转换器 流水线 采样保持放大器 运算放大器 无杂散动态范围 互补金属氧化物半导体 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象