深亚微米下芯片后端物理设计方法学研究  被引量:5

IC physical design methodology research under DSM

在线阅读下载全文

作  者:曾宏 

机构地区:[1]芯原微电子(上海)有限公司,上海201204

出  处:《中国集成电路》2010年第2期30-35,49,共7页China lntegrated Circuit

摘  要:随着摩尔定律的发展,90/65nm工艺下的大规模芯片越来越多,后端物理设计变得更加复杂,遇到了很多新问题,如高集成度、层次化设计、泄漏功耗、多角落-多模式、串扰噪声等,签收的标准也发生了变化。因此必须改进物理设计方法学,适应新的情况,来取得流片成功。Now IC industry has come to 90/65nm process node. The physical design flow becomes more complicated, with many new problems emerging, such as high cell density, hierarchical design flow, leakage power, multi-corner multi-mode, crosstalk noise, etc. The tapeout signoff criterion have changed a lot. So the physical design flow must be updated to ensure the first-silicon success.

关 键 词:90/65nm 后端设计 集成度 层次化设计 串扰噪声 多模式-多角落 泄漏功耗 动态电压降 签收 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象