检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:梁萍[1] 于军胜[1] 罗凤武[1] 郑兴[1] 蒋亚东[2]
机构地区:[1]电子科技大学光电信息学院电子薄膜与集成器件国家重点实验室 [2]电子科技大学光电信息学院电子薄膜与集成器件国家重点实验室四川成都610054
出 处:《现代电子技术》2010年第4期190-192,195,共4页Modern Electronics Technique
基 金:国家自然科学基金创新群体(60721001);自然科学基金(60736005;60425101-1);教育部新世纪优秀人才计划(NCET-06-0812);教育部留学归国基金(GGRYJJ08-05);四川省青年基金(09ZQ026-074);部级基金资助(9140A02060609DZ0208)
摘 要:ISP1362是飞利浦推出的一款USB可编程控制芯片,其内部集成了一个高级主控制器,一个外设控制器,主机和设备控制器兼容USB2.0协议,支持12Mb/s的全速传输和1.5Mb/s的低速传输;芯片有三种工作模式,即主机控制器模式、设备控制器模式和OTG模式。主要针对USB控制芯片ISP1362在基于FPGA的红外成像系统的数据采集中的应用,利用Verilog HDL语言完成其在设备控制器模式下的功能,具有很好的可移植性。ISP1362 is a single -chip Universal Serial Bus (USB) On- The- Go (OTG) controller integrated with advanced Philips Slave Host Controller (PSHC) and Philips ISP1181B Device Controller(DC). The host and device controllers are compliant with universal serial bus specification Rev. 2. 0, supporting data transfer at full - speed (12 Mb/s) and low speed (1.5 Mb/s). The ISP1362 can work in host controller mode and device controller mode as well as OTG mode, the chip worked in DC mode. The function is realized in the infrared imaging system based on FPGA with the assistance of Verilog HDL.
关 键 词:FPGA ISP1362 USB接口 固件 VERILOG HDL
分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置] TP368.1[自动化与计算机技术—控制科学与工程]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.38