800Mbps准循环LDPC码译码器的FPGA实现  被引量:6

An 800Mbps Quasi-Cyclic LDPC Decoder Implementation with FPGA

在线阅读下载全文

作  者:张仲明[1] 许拔[1] 杨军[1] 张尔扬[1] 

机构地区:[1]国防科技大学电子科学与工程学院,湖南长沙410073

出  处:《信号处理》2010年第2期255-261,共7页Journal of Signal Processing

摘  要:本文提出了一种适用于准循环低密度校验码的低复杂度的高并行度译码器架构。通常准循环低密度校验码不适于设计有效的高并行度高吞吐量译码器。我们通过利用准循环低密度校验码的奇偶校验矩阵的结构特点,将其转化为块准循环结构,从而能够并行化处理译码算法的行与列操作。使用这个架构,我们在Xilinx Virtex-5LX330FPGA上实现了(8176,7154)有限几何LDPC码的译码器,在15次迭代的条件下其译码吞吐量达到800Mbps。In this paper,we propose an efficient highly-parallel decoder architecture for quasi-cyclic (QC) low-density parity-check (LDPC) codes,which leads to reduction in hardware complexity.Generally,QC-LDPC codes cannot be used to design a efficient highly-parallel decoding architecture for high-throughput applications.The QC-LDPC code parity matrix structure is exploited to parallelize the row and column decoding operations.Using this architecture,we have implemented a decoder for a (8176,7154) Finite geometry-based QC-LDPC code on a Xilinx Virtex-5 LX330 FPGA,and achieved decoding throughput of 800 Mbps with 15 fixed iterations.

关 键 词:循环矩阵 准循环低密度奇偶校验码 快速译码 

分 类 号:TN911.22[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象