AVS高清视频环路滤波结构与电路实现  被引量:1

An Architecture and VLSI Implementation of Deblocking Filter for AVS HDTV Application

在线阅读下载全文

作  者:黄玄[1] 陈杰[1] 周莉[1] 刘振宇[1] 

机构地区:[1]中国科学院微电子研究所,北京100029

出  处:《微电子学与计算机》2010年第3期11-15,共5页Microelectronics & Computer

基  金:工业和信息化部电子发展基金项目

摘  要:提出一种适用于AVS高清视频的环路滤波结构.该结构采用双端口存储器,在接收重建数据的同时,计算环路滤波结果,降低了输入输出延迟;通过改进滤波时序,达到较高的滤波效率;采用流水线计算滤波结果,提高了频率.对该模块进行了仿真和综合,在0.18μm工艺下,频率为200MHz,面积为18×103等效逻辑门,支持1920×1080,每秒60帧的视频解码.This paper presents a novel Deblocking filter for AVS. It uses duN-port memory which receives reconstruction pixels while calculating the filter result to reduce input to output delay. It achieves high efficiency by improving timming and adopts pipeline structure to increase the frequency. Simulate this module and implement use 0.18μm, the frequency reaches 200MHz and the circuit costs 18×10^3 Gates, supports 1920×1080, 60 frames per second video decoding.

关 键 词:AVS 环路滤波 SRAM 流水线 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象