DSP+FPGA折反射全景视频处理系统中双核高速数据通信  被引量:20

High-Speed Data Communication Between DSP and FPGA in Embedded Panoramic Video Processing System

在线阅读下载全文

作  者:李乐[1] 熊志辉[1] 王斌[1] 张茂军[1] 陈立栋[1] 

机构地区:[1]国防科学技术大学信息系统与管理学院,长沙410073

出  处:《电子与信息学报》2010年第3期649-654,共6页Journal of Electronics & Information Technology

基  金:国家自然科学基金项目(60773023;60705013);国家863计划项目(2009AA01Z328);中国博士后科学基金项目(20070410977);湖南省自然科学基金项目(08JJ4018)资助课题

摘  要:对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信。该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方法协同双核工作,通过逆向波形分析和基于乒乓缓存的间接DMA通信方式,实现DSP与FPGA之间的双核DMA数据通信。实验结果表明,使用上述方法实现的DSP与FPGA之间数据通信速度高达585MBps。As the huge computational loads of panoramic video processing,most of the embedded panoramic video processing system are based on multi-cores.The problem of high-speed data communication between multi-cores must be solved.A high-speed data communication method between DSP and FPGA is proposed.In order to realize high-speed data communication,the address-bus is used to transport commands,the wave of data communication between dual-cores in DMA mode is analyzed and simulated.The experiments show that the data transmission speed is up to 588 MBps between DSP and FPGA by using those methods.

关 键 词:数据通信 双核 全景 DMA FPGA DSP 

分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置] TN919[自动化与计算机技术—控制科学与工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象