检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西北工业大学航空微电子中心,陕西西安710065
出 处:《计算机测量与控制》2010年第3期562-564,共3页Computer Measurement &Control
基 金:国家自然科学基金(60736012)
摘 要:随着工艺尺寸及处理器频率的提高,Cache的功耗已经成为处理器功耗的重要来源,数据Cache的亚阈值漏电流功耗在总功耗中的比重也在上升;提出一种通过降低未被访问的Cache line的亚阈值漏电流功耗来降低整个数据Cache功耗的控制策略;该策略对所有Cache line周期性地提供低电压,从而降低了SRAM单元的亚阈值漏电流;当某一行被访问时,提供正常的电压,直到下一次被周期性地控制提供低电压;仿真结果显示,此策略以较少的硬件代价和访问延迟显著地降低了数据Cache的亚阈值漏电流功耗。As feature size shrinks and the frequency increases, on--chip caches represent a sizable fraction of the total power consump- tion of microprocessors. Additionally, subthreshold leakage current as a percentage of total power consumption is on the rise. This paper presents a controlling policy that reduces the total Cache power by reducing the subthreshold leakage power of the Cache lines that are not accessed . It provides lower voltage to all the Cache lines periodically to reduce the subthreshold leakage current in SRAM cells. Normal voltage will be supplied to a line when it is accessed until the next cyclic lowvoltage signal arrives. The simulation results show that it can reduce the subthreshold leakage power of the data Cache efficiently at the expense of a little additional hardware and a slight performance loss.
关 键 词:SRAM单元 亚阈值漏电流 低功耗 数据CACHE
分 类 号:TP303[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.26