一种用于流水线ADC采样保持电路的设计  被引量:3

Design of Sample-Hold Circuit for a Pipelined ADC

在线阅读下载全文

作  者:李锋[1] 黄世震[1] 林伟[1] 

机构地区:[1]福州大学微电子集成电路重点实验室,福州350002

出  处:《电子器件》2010年第2期170-173,共4页Chinese Journal of Electron Devices

摘  要:介绍一种用于流水线ADC的采样保持电路。该电路选取电容翻转式电路结构,不仅提高整体的转换速度,而且减少因电容匹配引起的失真误差;同时使用栅压自举采样开关,有效地减少了时钟馈通和电荷注入效应;采用全差分运算放大器能有效的抑制噪声并提高整体的线性度。该采样保持电路的设计是在0.5μm CMOS工艺下实现,电源电压为5 V,采样频率为10 MHz,输入信号频率为1 MHz时,输出信号无杂散动态范围(SFDR)为73.4 dB,功耗约为20 mW。It introduces a sampling-hold circuit of pipeline used for ADC.The pipelined ADC selects the flip-style capacitor circuit structure,it not only improves the overall conversion speed and reduces the distortion caused by capacitance matching errors while using the gate-voltage bootstrapped sampling switch,and effectively reducing the clock feedthrough and charge injection effect.A fully-difference Operational Amplifier can effectively suppress noise and improve the overall linearity.The sample-hold circuit is designed to be achieved based on 0.5 μm CMOS technology.The data in the design had been set up such as power supply voltage of 5 V,the sampling frequency of 10 MHz,the signal frequency of 1 MHz,the output signal spurious-free dynamic range(SFDR) of 73.4 dB.Power consumption is about 20 mW.

关 键 词:采样保持电路 全差分结构 栅压自举开关 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象