AVS和MPEG-2熵解码结构与电路实现  

Architecture and VLSI implementation of VLD for AVS and MPEG-2

在线阅读下载全文

作  者:黄玄[1] 陈杰[1] 周莉[1] 刘振宇[1] 

机构地区:[1]中国科学院微电子研究所,北京100029

出  处:《计算机工程与应用》2010年第15期69-71,共3页Computer Engineering and Applications

基  金:国家高技术研究发展计划(863)No.2009AA011700~~

摘  要:针对高清视频AVS和MPEG2解码系统,提出一种新的可复用的熵解码电路。该电路采用复用的结构,每个周期内完成一个AVS/MPEG2码字的解码;采用组合逻辑映射查表技术,不需要存储AVS码表;通过复用解码控制电路,减小了面积。对该模块进行了仿真和综合,在0.18微米工艺下,频率为166MHz,面积为9k等效逻辑门,存储器使用量为3kbitROM。This paper presents a novel architecture of Variable Length Decode(rVLD) for AVS and MPEG2 decoders.The decoding of one AVS or MPEG2 VLD word can be carried out in one cycle with the reusable architecture.By reusing VLD controller and using combinational logic of look up table(LUT),the memory for storing AVS table can be avoided and circuit scale is reduced.For 0.18 μm CMOS process,the working frequency of the proposed VLD decoder reaches 166MHz with 9k logic gates and 3 kbit ROM.

关 键 词:音视频编码标准(AVS) MPEG-2 指数哥伦布码 可复用的熵解码电路(VLD) 高清晰度电视(HDTV) 

分 类 号:TN919.81[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象