SpaceWire总线接口终端的设计与实现  被引量:3

The Design and Realization of SpaceWire Interface Terminal

在线阅读下载全文

作  者:陈健飞[1,2] 曹松[2] 

机构地区:[1]中国科学院研究生院,100190 [2]中国科学院空间科学与应用研究中心,100190

出  处:《微计算机信息》2010年第23期123-124,199,共3页Control & Automation

摘  要:SpaceWire是面向航天应用的高速串行总线协议,本文介绍了SpaceWire总线接口终端的硬件设计方案、FPGA设计、仿真验证及电路测试结果。SpaceWire is a high-speed serial bus protocol for aerospace applications.This article describes the SpaceWire bus terminal's hardware design, FPGA design, results of simulation and circuit tests.

关 键 词:SPACEWIRE CPU 双口RAM FPGA 存储器 

分 类 号:TN91[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象