基于FPGA的异步数字复接系统设计与实现  被引量:1

Design and Implementation of Asynchronous Digital Multiplex System with FPGA

在线阅读下载全文

作  者:韩德红[1] 戴智刚[2] 张显才[1] 刘士平[1] 

机构地区:[1]空军雷达学院,湖北武汉430019 [2]武汉工程大学,湖北武汉430074

出  处:《微计算机信息》2010年第29期30-31,34,共3页Control & Automation

摘  要:本文提出了对不同速率、不同类型的码流进行异步数字复接的一种方法,并详细探讨了基于FPGA的雷达信号复接的设计与实现。通过帧同步的前、后方保护设计,减小了假同步和假失步概率,增强了系统的稳定性;仿真和硬件测试结果表明,该系统工作可靠,设计是成功的。A method of asynchronous digital multiplex with multi-rate and multi-type code stream is introduced.The design and implementation of radar signals multiplex with FPGA is discussed.The stability of system and error probability is improved by the design of frame protection.The simulations and experiments indicate that the system works reliably and the design is successfu1.

关 键 词:FPGA 异步数字复接 数字通信 雷达 

分 类 号:TP311[自动化与计算机技术—计算机软件与理论] TN914.33[自动化与计算机技术—计算机科学与技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象