基于CPLD多功能数字钟的优化设计  

Optimization Design of Multiple Functional Digital Clock Based on CPLD

在线阅读下载全文

作  者:阮伟华[1] 

机构地区:[1]南京工业职业技术学院电气与电子工程学院,江苏南京210046

出  处:《南京工业职业技术学院学报》2010年第2期36-38,共3页Journal of Nanjing Institute of Industry Technology

摘  要:针对CPLD设计优化的问题,研究了如何在系统级及模块级对电路进行优化。通过系统级采用精简输入输出电路结构和模块级采用资源共享,逻辑优化等方法在CPLD芯片EPM7128SLC84-15上实现一个带有清零和校时的数字钟。综合之后,使用了112个LC,占总资源的87%,硬件电路运行稳定准确。This paper introduces the optimization design of CPLD,especially in the system level and the module level.A multiplier function digital clock based on the chip EPM7128SLC84-15 is realized by simplifying the architecture of inputs and outputs circuits in system level as well as optimizing the modules in module level.After synthesis,it is avail of 112 LCs,occupies 87% of the whole source.The hardware circuit runs steady and accurately.

关 键 词:CPLD EPM7128 数字钟 优化 LC 

分 类 号:TN79[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象