阮伟华

作品数:6被引量:4H指数:1
导出分析报告
供职机构:南京工业职业技术学院电气与电子工程学院更多>>
发文主题:DDSCPLD/FPGAAD9850直接数字频率合成器磁场传感器更多>>
发文领域:电子电信自动化与计算机技术更多>>
发文期刊:《传感器与微系统》更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-6
视图:
排序:
一种高灵敏度的开关型CMOS霍尔磁场传感器被引量:3
《传感器与微系统》2010年第11期94-97,共4页阮伟华 
介绍了一种基于CSMC 0.5μm CMOS工艺设计的高灵敏度集成开关型霍尔传感器。该传感器包括一个十字型霍尔器件和一个采用动态失调相消技术的信号调理电路。通过优化霍尔器件的结构和采用一种新型的信号调理电路,使霍尔传感器得到很高的...
关键词:霍尔失调 高灵敏度 霍尔传感器 旋转电流法 
基于CPLD多功能数字钟的优化设计
《南京工业职业技术学院学报》2010年第2期36-38,共3页阮伟华 
针对CPLD设计优化的问题,研究了如何在系统级及模块级对电路进行优化。通过系统级采用精简输入输出电路结构和模块级采用资源共享,逻辑优化等方法在CPLD芯片EPM7128SLC84-15上实现一个带有清零和校时的数字钟。综合之后,使用了112个LC,...
关键词:CPLD EPM7128 数字钟 优化 LC 
基于AD9850的倍频器设计
《国外电子元器件》2007年第12期23-26,共4页阮伟华 
介绍基于直接数字频率合成器(DDS)AD9850的倍频器设计,倍频倍数N可以在限定范围内自行设置。系统主要模块CPLD/FPGA、DDS(AD9850)和单片机(80C51)之间可以并行通信,具有编程控制简便、接口简单、成本低、易于实现系统小型化等优点。在...
关键词:直接数字频率合成器(DDS) CPLD/FPGA 倍频器 AD9850 
基于DDS的小数分频器的设计
《南京工业职业技术学院学报》2007年第2期29-31,共3页阮伟华 
基于直接数字频率合成器DDS芯片AD9850的小数分频器设计,分频系数N是可以在限定范围内自行设置的任一小数,提出了三种不同计算输入时钟频率值的方法,并给出AD9850并行连接的源代码及实现小数分频器的基本结构框图,并对三个主要模块CPLD/...
关键词:直接数字频率合成器(DDS) CPLD/FPGA 小数分频器 AD9850 
HP-UX平台上GCC的安装与启用被引量:1
《南京工业职业技术学院学报》2005年第2期76-78,共3页阮伟华 
针对系统盘不带GNU工具的HP UX工作站,提供了一种在HP UX工作站上安装从网上下载的一种已预编译成二进制代码的GCC软件包的方法,并且提供了测试、启用和删除已成功安装在此操作系统中的GCC软件包的方法。
关键词:GCC g** GNU GZIP tar球 
含有运算放大器网络的分析方法
《南京工业职业技术学院学报》2004年第2期17-21,共5页阮伟华 
介绍了含有运算放大器网络的两种分析方法———节点法和约束网络法,着重讨论了各种方法的基本原理、应用方法和特点,并且进行了举例说明。
关键词:运算放大器 节点法 约束网络法 
检索报告 对象比较 聚类工具 使用帮助 返回顶部