检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国电子科技集团公司第十三研究所,石家庄050051
出 处:《半导体技术》2010年第11期1126-1129,共4页Semiconductor Technology
摘 要:针对高的相位噪声指标要求,对取样锁相介质振荡器进行了研究。通过相位噪声分析,明晰了采用介质振荡器与取样锁相技术降低相位噪声的机理,并分别对介质振荡器与锁相环路进行了设计。设计中,应用HFSS与ADS对介质振荡器进行了联合仿真,体现了计算机辅助设计的优势。最终研制出17 GHz锁相介质振荡器,测试结果为:输出功率13.1 dBm;杂波抑制>70 dB;谐波抑制>25 dB;相位噪声为-105 dBc/Hz@1 kHz,-106 dBc/Hz@10 kHz,-111 dBc/Hz@100 kHz,-129 dBc/Hz@1 MHz。The low phase noise locking phase oscillator with the dielectric resonator was studied for the requirement of low phase noise.The theory of reducing phase noise was ascertained by the DRO and sampling phase-lacked teckniques after studying the concept of the phase noise in detail,then the DRO and the sampling phase-locked circuit were designed.A co-simulation of HFSS and ADS was used in the design of DRO and had a good effect on CDA. A 17 GHz locking phase oscillator with the dielectric resonator was developed.The measured results show that the output power is 13.1 dBm,the spurious rejection radio is 70 dB,the harmonious rejection radio is 25 dB,and the phase noises are-105 dBc/Hz@1 kHz,-106 dBc/Hz@10 kHz,-111 dBc/Hz@100 kHz,-129 dBc/Hz@1 MHz.
关 键 词:相位噪声 介质振荡器 取样锁相环 联合仿真 计算机辅助设计
分 类 号:TN753.9[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.120