低资源消耗多边类型LDPC码译码器的FPGA实现  被引量:1

Decoder with Low Resource Overhead for Multi-edge Type LDPC Codes Based on Cache

在线阅读下载全文

作  者:谢东福[1] 王琳[2] 陈平平[1] 

机构地区:[1]厦门大学电子工程系,福建厦门361008 [2]厦门大学通信工程系,福建厦门361008

出  处:《应用科学学报》2010年第6期633-638,共6页Journal of Applied Sciences

基  金:国家自然科学基金(No.60972053)资助

摘  要:以低资源消耗和低功耗应用为基础设计了多边类型低密度奇偶校验码译码器.该译码器采用缓存有效连通校验点计算单元与变量点计算单元.分析和实验表明,与传统的部分并行译码器结构相比,若校验矩阵不具有特殊结构,该译码器可以减少近50%的用于存储迭代信息的存储器;节约近90%的用于传输迭代信息的多路选择器;节省80%的变量点计算单元.To study low cost and low power applications,we propose a decoding architecture with low resource overhead for multi-edge-type low density parity check(LDPC) codes.The architecture links the check node computed unit and variable node computed unit by cache.The analysis and experiments show that,compared with the traditional partial parallel decoding architecture,the decoding architecture described in this paper cuts about 50%RAM for storing iterative information when the check matrix is random,about 90%MUX for transmitting iterative information,and about 80%variable node computation unit for generating iterative information transmitted form variable nodes to check nodes.

关 键 词:多边类型 低密度奇偶校验码 译码器 缓存 现场可编程逻辑阵列 

分 类 号:TN47[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象