检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]杭州电子科技大学通信工程学院,杭州310018
出 处:《计算机工程与应用》2011年第2期62-64,193,共4页Computer Engineering and Applications
基 金:国家自然科学基金(No.KYZ083708037);浙江省教育厅资助项目(No.KYZ084409018)~~
摘 要:根据高速、高精度锁相环抖动测量的需要,在基于单相位数据转换跟踪环的抖动测试模型的基础下,提出一种基于Xilinx芯片的多相位数据转换跟踪环的抖动测试算法。根据这两种方法的抖动测试模型,比较各自的抖动误差表达式,并采用Xilinx芯片定点仿真。理论分析和仿真结果均表明,在采样周期一致的情况下,多相位的抖动误差测试精度相较于单相位的抖动测试精度相应倍数的提高。该方法缓解了Xilinx芯片中时钟限制,提高了SDH抖动测试精度。According to the needs of high-speed,high-precision jitter measurement on Phase Locked Loop(PLL),based on the single phase Data Transition Tracking Loop(DTTL) of the jitter test model,a new jitter testing algorithm of multi-phase DTTL based on Xilinx chip is proposed.On the basis of these two jitter test models,their respective jitter error expression is compared,and fixed-point simulated using Xilinx chip.Theoretical analysis and simulation results show that,in the case of the same sampling period,compared to the single-phase of jitter measurement accuracy,the multi-phase jitter error of measurement accuracy corresponding increase in multiples.The method eases the clock limits on Xilinx chip,increases SDH jitter measurement accuracy.
分 类 号:TN913.7[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.30