多码率QC-LDPC译码器设计与实现  被引量:2

Design and Implementation of Multi-rate QC-LDPC Decoder

在线阅读下载全文

作  者:陈赟[1] 陈翔[2] 赵明[2] 王京[2] 

机构地区:[1]厦门大学信息科学与技术学院,福建厦门361000 [2]清华大学信息技术研究院,北京100084

出  处:《通信技术》2011年第2期34-35,38,共3页Communications Technology

摘  要:低密度奇偶校验码(LDPC)是目前最有效的差错控制手段之一,而其中准循环LDPC码(QC-LDPC)应用最为广泛。提出了一种通用的多码率QC-LDPC译码器设计方法,并在FPGA上完成了实现和测试。测试结果表明,该多码率译码器在资源占用不超过2种码率译码器资源之和的前提下能够有效支持至少3种码率;且工作时钟在110 MHZ时,固定迭代次数为16次,该译码器的吞吐率能保持在110 Mb/s以上。Low-density parity-check(LDPC) code is one of the most effective error-controlling methods,in which the quasi-cyclic(QC) LDPC code is the most popular class.This paper proposes a design method for multi-rate QC-LDPC decoder,and then describes the implementation and test on FPGA.The test results show that the resource occupied by the multi-rate decoder is not more than two times of the resource occupied by the single-rate decoder,and this multi-rate decoder could support at least 3 code rates with the throughput higher than 100Mbps when the iteration number is fixed to 16 and the clock frequency set to 110 MHz.

关 键 词:多码率 QC-LDPC译码器 偏移值最小和算法 现场可编程门阵列 

分 类 号:TP929.5[自动化与计算机技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象