检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:靳洋[1] 王红[1] 杨士元[1] 吕政良[1] 郑焱[1]
机构地区:[1]清华大学自动化系,北京100084
出 处:《清华大学学报(自然科学版)》2011年第3期318-322,共5页Journal of Tsinghua University(Science and Technology)
基 金:国家自然科学基金项目(60773142;60633060)
摘 要:为了降低数模混合片上系统(system on chip,SoC)的测试成本,基于片上虚数字化,提出了并行模拟测试外壳组设计,用数字自动测试设备和测试访问机制完成对各个模拟芯核的并行测试。在此基础上,建立了数模混合SoC测试调度优化问题模型,提出了一种基于递增生成的数模联合调度算法PADCOS,该算法具有复杂度低和优化效率高的优点。该文扩展并提出了用于验证数模混合SoC调度算法有效性的ITC 02m标准电路。实验在ITC 02m标准电路上采用PADCOS算法得到了数模混合SoC的优化调度方案,实验结果证明提出的并行测试外壳组相比于串行测试模式对测试时间的优化效果在30%以上。The tremendous testing cost of mixed-signal systems on chip(SoCs) can be reduced by a parallel wrapped analog core set designed using virtual digitization.The design provides parallel tests for multiple analog cores using digital automatic test equipments(ATEs) and a test access mechanism.Test scheduling optimization is used to develop an incremental parallel scheduling algorithm,PADCOS,which is a deterministic optimization algorithm with low time complexity and high optimization efficiency.An ITC'02m benchmark is extended to verify the efficiency of the test scheduling algorithm PADCOS for mixed-signal SoCs.The optimized test structure is more than 30% faster than a serial test structure.
关 键 词:数模混合片上系统 并行模拟测试外壳组 测试访问机制 测试调度
分 类 号:TP306.3[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.80