兼容多标准的高效运动补偿新结构  

Hardware-efficient Motion Compensation Architecture for Multi-standard Video Decoder

在线阅读下载全文

作  者:喻庆东[1] 周莉[1] 陈杰[1] 

机构地区:[1]中国科学院微电子研究所,北京100029

出  处:《电子与信息学报》2011年第6期1332-1338,共7页Journal of Electronics & Information Technology

基  金:国家863计划项目(2009AA011700)资助课题

摘  要:为有效解决运动补偿的多标准兼容问题,该文提出了一种改进的适用于多标准运动补偿的新插值算法结构,新插值算法基于文中提出的RL(Rounding Last)策略和DTS(Diagonal Two Step)策略,其采用一种统一的两步插值结构有效地兼容了各标准中亮度分量和色度分量的插值。基于新算法,设计实现了一种可重构的多标准运动补偿硬件电路,该电路采用了基于可变块大小的运动补偿结构。实现结果表明,与JM8.4中基于4×4固定块大小的运动补偿结构相比,所设计的电路使得带宽需求降低了27%-50%,平均单次访问外部存储器的突发长度提高了1.22~2.25倍;电路在125MHz工作频率下可满足全高清1080P(1920×1080)30帧/s的实时解码需求。To solve the problem of Motion Compensation (MC) for multiple standards efficiently, a modified hardware-efficient computing architecture of MC interpolation for multiple standards is developed with the proposed Rounding Last (RL) and Diagonal Two Step (DTS) strategies. A re-configurable MC interpolation hardware based on the new computing architecture is implemented efficiently based on the variable block size. Compared with the fixed-size 4×4 block-based MC in JM8.4, the bandwidth reduction is about 27%-50%, and the average burst length of each access to the external memory is improved to 1.22-2.25 times longer. When work at 125 MHz, the MC hardware is capable to accomplish the real-time decoding of video streams of the supported standards at 1080 p (1920×1080) 30 f/s.

关 键 词:多标准视频解码器 运动补偿 插值结构 可重构 

分 类 号:TN919.8[电子电信—通信与信息系统] TN47[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象