基于FPGA的图像卷积IP核的设计与实现  被引量:5

Design and Implemenation of FPGA-based Convolution IP Core for Image Processing

在线阅读下载全文

作  者:朱学亮[1] 柴志雷[1] 钟传杰[1] 张平[1] 

机构地区:[1]江南大学物联网工程学院,江苏无锡214122

出  处:《微电子学与计算机》2011年第6期188-192,共5页Microelectronics & Computer

基  金:四川省科技支撑计划项目(2008GZ0145)

摘  要:提出了一种基于FPGA的卷积运算IP核的设计方法.充分利用FPGA的并行体系架构和丰富的块存储资源采用规则的模块化的设计方法并兼顾可扩展的原则完成了二维图像卷积IP核的设计,实现了实时图像卷积运算中卷积窗口大小和卷积系数的灵活调整.这种新的卷积IP核在充分节约硬件资源的前提下很好地满足了实际的应用,使得卷积运算在图像处理应用中更加灵活方便.We present a new 2-D convolution IP core for real-time image processing taking advantage of the feature of convolution.Thanks to FPGA′s parallel structure and rich memory resource this design does well in modularity and expandability and the convolution′s window size and cofficients can be changed flexibly.Beside satisfying practical applications the new IP tries it′s best to save hardware.It makes convolution more flexible and convenient.

关 键 词:FPGA 卷积 图像处理 IP核 

分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象