MIL-STD-1553B总线发送器IP核设计  被引量:1

Design of IP Core for MIL-STD-1553B Bus Transmitter

在线阅读下载全文

作  者:申志永[1] 胡昌华[1] 何华锋[1] 高迎彬[1] 

机构地区:[1]第二炮兵工程学院,陕西西安710025

出  处:《现代电子技术》2011年第12期27-28,32,共3页Modern Electronics Technique

基  金:国家自然科学基金资助项目(60736026)

摘  要:为了开发具有自主产权的MIL-STD-1553B接口芯片,采用自顶向下的方法设计了一款专用的总线发送器IP核;通过自顶向下的方法完成系统设计与模块设计,使用VHDL语言书写发送器程序代码,以FPGA为平台对发送器进行了测试。结果表明,发送器的逻辑功能达到了设计要求,时序指标完全符合协议规范,实现了总线通信,具有消耗逻辑单元少的特点。The appropriative IP core is used as the MIL-STD-1553B bus transmitter.The system and modules are designed with the top-down method.The bus transmitter is programmed by VHDL language.It has been proved effective on the FPGA.The results indicate that the design which costs less logic elements of the FPGA can meet the timing requirements of the bus standard.

关 键 词:MIL-STD-1553B 总线发送器 IP核 FPGA 

分 类 号:TN919-34[电子电信—通信与信息系统] TP271.83[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象