片上系统芯片设计与静态时序分析  被引量:2

Design and Static Timing Analysis for System on Chip

在线阅读下载全文

作  者:来金梅[1] 

机构地区:[1]浙江大学信息与电子工程系,杭州310027

出  处:《半导体技术》1999年第6期52-55,共4页Semiconductor Technology

摘  要:提出了一种考虑了布线延迟的片上系统设计流程, 并运用一个新的、全芯片的、门级静态时序分析工具支持片上系统设计。实例设计表明, 该设计方法能使设计者得到更能反映实际版图的延迟值, 验证结果更完整、准确,This paper presents the design flow for system on chip(SOC).In this process we not only synthesize our design using actual interconnect delay information,but also use a new,full chip,gate level static timing analysis tool to implement large,SOC designs.We can conclude from the experiment that our method enable designers to accurately analyze the entire chip,converge quickly on meeting timing constraints.

关 键 词:系统芯片 静态时序分析 集成电路 设计 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象