检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:江耀曦[1] 邵建龙[1] 杨晓明[1] 何春[1]
机构地区:[1]昆明理工大学信息工程与自动化学院,云南昆明650031
出 处:《现代电子技术》2011年第16期131-132,136,共3页Modern Electronics Technique
基 金:云南省教育科学规划课题(GG09017);昆明理工大学教学质量与教学改革工程重点项目(10968047)
摘 要:针对CMOS集成电路的故障检测,提出了一种简单的IDDQ静态电流测试方法,并对测试电路进行了设计。所设计的IDDQ电流测试电路对CMOS被测电路进行检测,通过观察测试电路输出的高低电平可知被测电路是否存在物理缺陷。测试电路的核心是电流差分放大电路,其输出一个与被测电路IDDQ电流成正比的输出。测试电路串联在被测电路与地之间,以检测异常的IDDQ电流。测试电路仅用了7个管子和1个反相器,占用面积小,用PSpice进行了晶体管级模拟,实验结果表明了测试电路的有效性。A simple built-in sensor design for quiescent current(IDDQ) testing of CMOS circuits is introduced.By observing the output of the proposed circuit,whether the observed CMOS circuit has the physical defects can be gained.The main part of the proposed circuit is the current differential amplifying circuit,which has an output proportional to IDDQ of the observed CMOS circuit.The proposed circuit is connected in series between the observed CMOS circuit and ground for observing the abnormal IDDQ,and it comprises 7 transistors and 1 inverter.A simulation is made on the proposed circuit at the transistor level using PSPICE.The validity of the design is tested.
分 类 号:TN710-34[电子电信—电路与系统] TP206[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.136.17.118