基于RS码的可重构有限域乘法器的设计与实现  被引量:2

DESIGN AND IMPLEMENTATION OF RECONFIGURABLE MULTIPLIER IN GALOIS FIELD BASED ON RS CODE

在线阅读下载全文

作  者:谭思炜[1] 潘红兵[1] 

机构地区:[1]海军工程大学电子工程学院,湖北武汉430033

出  处:《计算机应用与软件》2011年第8期281-283,共3页Computer Applications and Software

摘  要:为了提高伽罗华有限域乘法器的通用性,降低实现的复杂度,采用自然基算法,用简单的逻辑门电路实现乘法运算过程。提出可重构的迭代计算结构,能满足域长m为3~8的乘法器,并用FPGA实现。结果表明,可重构有限域乘法器能够满足多种标准RS码的乘法运算的需要。In order to improve the universality of multiplier in Galois field and to reduce the complexity of its realisation,in this paper we adopt polynomial basis algorithm to realise the operation of multiplication by circuits of simple logic gates.A reconfigurable iterative computation structure for multiplier is proposed and it can satisfy a multiplier for arbitrary binary finite field between 3 and 8 bits.The structure is also realised by using Altera's FPGA.It is obvious that the reconfigurable multiplier in Galois field can fit the operation of multiplication in multi-standard RS code.

关 键 词:RS码 有限域 乘法器 可重构 

分 类 号:TP332[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象