应用于FPGA芯片时钟管理的锁相环设计实现  被引量:1

Design of PLL for Clock Management in FPGA

在线阅读下载全文

作  者:宋佳[1] 来金梅[2] 王元[2] 郑国祥[1] 曾韡[1] 

机构地区:[1]复旦大学材料科学系,上海200433 [2]复旦大学专用集成电路与系统国家重点实验室,上海201203

出  处:《复旦学报(自然科学版)》2011年第4期470-476,共7页Journal of Fudan University:Natural Science

基  金:国家自然科学基金(60876015)资助项目

摘  要:设计了一种嵌入于FPGA芯片的锁相环,实现了四相位时钟、倍频、半整数可编程分频、可调节相位输出功能,满足对于FPGA芯片时钟管理的要求.锁相环采用了自偏置结构,拓展了锁相环的工作范围,缩短了锁定时间,其阻尼系数以及环路带宽和工作频率的比值都仅由电容的比值决定,有效地减小了工艺、电压、温度等对电路的影响.锁相环采用0.18μm CMOS数字工艺,嵌入复旦大学自主研发的FPGA芯片FDP-Ⅱ,经过流片验证,实现了工作频率范围10~600 MHz,整体电路功耗仅为29 mW,锁定时间小于4μs,峰峰值抖动小于±145 ps.A phase-locked loop(PLL) designed for FPGA based on self-biased technique is implemented in 0.18μm CMOS process.In the technique,the damping factor and the ratio of bandwidth to operating frequency are determined only by the capacity ratio,independent of process,voltage and temperature,thus extend the operating range and minimize the locking time.The PLL provides four-phase clock,programmable frequency synthesis and programmable phase-shift for clock management in FPGA.The PLL is embedded in FDP-Ⅱ,the test results show that the operating frequency of the PLL ranges from 10 to 600MHz and overall power consumption is only 29mW,the settle time is less than 4μs and the peak-to-peak clock jitter is less than±145 ps.

关 键 词:现场可编程门阵列 自偏置技术 锁相环 时钟管理 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象