基于FPGA的DDR2深存储设计  被引量:1

The Design of DDR2 Deep-storage Based on FPGA

在线阅读下载全文

作  者:李修一[1] 王厚军[1] 曾浩[1] 

机构地区:[1]电子科技大学自动化工程学院,成都611731

出  处:《自动化信息》2011年第8期25-27,共3页Automation Information

摘  要:高存储深度是高端数字存储示波器的发展方向之一,应用DDR2存储器能够提高数字示波器的存储深度。本文中,设计并实现了采角IGbitDDR2的最大存储深度为256MB的深存储系统,作者介绍了利用MIG软件工具在Xilinx的Spartan一6系列FPGA中实现DDR2控制器的设计方法,详细叙述了其基本原理并给出了硬件测试结果。The large-capacity storage is one of the development trends of high-end digital storage oscilloscopes; the application of DDR2 memory can improve the storage deepness of digital oscilloscope. In this paper, the large-capacity storage system with the largest storage capacity of 256MB is designed and realized by adopting 1Gbit DDR2. The author describes the design method of real- izing DDR2 controller by using MIG software tools in the Spartan-6 series FPGA of Xilinx co., elaborates its basic principle and the hardware test result is also ~iven.

关 键 词:深存储 DDR2 内存管理模块 数字存储示波器 

分 类 号:TP2[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象