模糊控制器中高速除法器的FPGA设计  

FPGA Design of High Speed Divider for Fuzzy Controller

在线阅读下载全文

作  者:王春玲[1] 魏强[1] 韩良[1] 

机构地区:[1]泰山学院物理与电子工程学院,山东泰安271021

出  处:《微计算机信息》2011年第10期79-80,32,共3页Control & Automation

摘  要:为选择适用于FPGA硬件实现的模糊控制器中除法器的设计方案,分别采用LPM方法、不恢复余数移位减法和查找表法进行了设计和比较,给出了满足实时性和速度与资源平衡的设计方案。本设计基于Altera公司FPGA Cyclone II系列EP2C5Q208C7芯片,利用VHDL和Quartus II软件完成编译、仿真和下载和调试。该设计方法具有通用性,可生成IP核并适于高速运算场合。In order to select proper divider design programme adaptting hardware realization for fuzzy controller with FPGA chip,use LPM,no-restoring remainder shift-subtraction and look-up table methods separately to complate design and making comparetion,confirming design programme satisfied with real-time and balance between rapidity and conservation.This design is based on the EP2C5Q208C7 chip of Cyclone II family produced by the Altera Company,using the VHDL programming language and the software of Quartus II to success compilation,simulation,download and debugging.The design method has advantage of commonality,can be created to be IP core and suitable for situation of high speed operation.

关 键 词:模糊控制 除法器 FPGA 改进移位减法 

分 类 号:TP273.4[自动化与计算机技术—检测技术与自动化装置] TN40[自动化与计算机技术—控制科学与工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象