检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]电子科技大学光电信息学院
出 处:《电子技术(上海)》2008年第5期15-17,共3页Electronic Technology
摘 要:文章介绍了一种基于FPGA的TFT-LCD显示控制器的设计和实现方法。通过增加片外显示存储器,由FPGA产生TFT-LCD所需的控制时序并完成总线仲裁逻辑,实现CPU和LCD模块对显示存储器的共享访问,有效的降低了CPU的负荷。该方案可灵活配置LCD时序和总线仲裁策略,以适应不同场合的TFT-LCD显示驱动需求,具有较高的实用价值。文中简单介绍了基于该方法的设计思路,并给出了一个驱动3.5寸16位(65536色)320×240 TFT-LCD显示屏的实例。This paper introduces a FPGA-based TFT-LCD display controller design and implementation methods. By increasing off-chip memory,producing the TFT timing and bus arbitration logic from FPGA,the CPU and LCD module can share the display memory without conflict,it can effectivly reduce the CPU's loading.The controller can be flexible configurated for varies TFT-LCD driver demands and BUS arbitration strategies,so this method has highly practical value.This paper briefly introduce this design method with an example of how to drive a 3.5 inch 16 bits(55536 colors)320×240 pixels TFT-LCD.
关 键 词:LCD显示控制器 FPGA VERILOG HDL 总线仲裁逻辑
分 类 号:TM571[电气工程—电器] TN791[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28