异步FIFO的模型检验方法  被引量:1

Symbolic Model Checking of Asynchronous FIFO

在线阅读下载全文

作  者:罗莉[1] 欧国东[1] 刘彬[1] 徐炜遐[1] 窦强[1] 

机构地区:[1]国防科技大学计算机学院,长沙410073

出  处:《计算机科学》2012年第3期268-270,共3页Computer Science

基  金:核高基重大专项(2011ZX01028-001-001)资助

摘  要:跨时钟域(Clock Domain Crossing,CDC)设计和验证是SOC系统芯片设计的关键问题。讨论了异步FIFO的模型检验方法,利用模型检验工具SMV,建立了异步FIFO的有限状态机模型,使用时序逻辑LTL对该模型和属性进行了描述和验证。实验结果达到要求,同时表明该方法是行之有效的。与传统的模拟和仿真等验证方法相比较,模型检验具有能够自动进行、验证速度快、不用书写测试激励等优点。Clock domain crossing(CDC) is an important issue in SoC design and verification. We presented the symbolic model checking of asynchronous FIFO, proposed a finite state machine to model the asynchronous FIFO, then, used SMV to analyze and check its specification described by linear temporal logic. Result shows the design is correct and the method is effective. Compared with simulation and emulation, model checking can save time, run automatically, and does not need test bench,

关 键 词:CDC(Clock Domain Crossing) 异步FIFO LTL 符号模型检验 SMV 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象