异步FIFO

作品数:173被引量:537H指数:12
导出分析报告
相关领域:自动化与计算机技术电子电信更多>>
相关作者:余达刘金国孔德柱郭永飞陈书明更多>>
相关机构:国防科学技术大学电子科技大学中国科学院长春光学精密机械与物理研究所中国科学院更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划中国航空科学基金国家科技重大专项更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于Chisel语言的异步FIFO设计及验证
《电子与封装》2024年第9期66-70,共5页蒋文成 黄嵩人 
采用敏捷硬件开发语言Chisel,对数字系统设计中经常使用的异步先进先出(FIFO)进行设计,使用Chisel语言特性提高了设计效率和质量。使用ChiselTest框架对所设计的异步FIFO进行基本功能仿真验证,使用通用验证方法学(UVM)进行更加完备的功...
关键词:Chisel语言 异步FIFO UVM 逻辑综合 
基于FPGA的异步FIFO缓存数据溢出控制系统被引量:1
《兵工自动化》2024年第9期55-58,65,共5页张伟 
为获取更高效、稳定的缓存数据控制方法,设计基于现场可编程门阵列(field programmable gate array,FPGA)的异步FIFO缓存数据溢出控制系统。设计存储控制方案,得到基于FPGA的系统硬件;建立缓存数据存储溢出模型,得到数据节点剩余能量的...
关键词:FPGA 异步FIFO存储器 缓存数据 数据溢出控制 存储控制 数据节点 
大尺寸TFT屏视频信号的尺度变换与降场频实现被引量:1
《电子测量与仪器学报》2023年第10期53-64,共12页苗其军 赵瑞康 王素珍 邹开元 
山东省自然科学基金(ZR2020MF003);山东校企联合基金(RH1900012993)项目资助。
为解决测试超高清视频处理主板需要更换不同规格TFT屏幕的难题,同时进一步缩短测试耗时;提出了一种FPGA器件联合DDR3 SDRAM存储芯片的尺度变换和降场频的系统结构,将不同分辨率和不同场频的视频信号归一化为高清视频信号。系统以4 K@60...
关键词:超高清、高清视频信号 尺度下变换 场频 DDR3存储芯片 异步FIFO寄存器 FPGA器件 
基于FPGA的千兆以太网MAC控制器的设计被引量:8
《仪表技术与传感器》2023年第7期28-32,共5页杨武 张俊 苏国旺 丁旭然 李秋 
国家自然科学基金面上项目(62274185)。
针对嵌入式设备对以太网接入的需求,提出一种基于FPGA的千兆以太网MAC控制器的硬件架构。通过FPGA编程实现IEEE 802.3规定的数据封装和介质访问控制等功能。设计了一种具备帧清除和重读功能的改进型异步FIFO,用于存储帧数据,既解决跨时...
关键词:千兆以太网 MAC控制器 IEEE 802.3 改进型异步FIFO 
异步FIFO抗SEU设计
《现代电子技术》2023年第11期160-164,共5页孙远 任轶群 范毓洋 
国家重点研发计划(2021YFB1600601)。
在高空高能粒子的影响下,航天或航空电子设计中广泛使用的异步FIFO容易产生单粒子翻转,从而导致功能紊乱甚至失效。因此在面向航天或航空的高安全电子设计中需采用容错设计来提高异步FIFO电路的抗辐射能力。但传统的三模冗余设计应用于...
关键词:异步FIFO 抗SEU 三模冗余 容错设计 端口加固 仿真分析 
基于磁悬浮织针阵列异步FIFO模块设计
《针织工业》2023年第5期1-6,共6页李明 刘越 彭益 张成俊 
国家自然科学基金资助项目(51875414);武汉市应用基础前沿项目(2022013988065209)。
针对磁悬浮织针阵列系统数据高速、实时传输的需求,结合磁悬浮织针阵列模型定义织针驱动数据格式,并依据循环队列原理在FPGA设计软件中设计异步FIFO缓存模块。利用其独特的环形结构特性,帮助数据传输系统实现驱动数据的高速传输。为避...
关键词:磁悬浮织针阵列 驱动数据 FIFO 循环队列 高速缓存 
基于STM32与异步FIFO的乒乓模式高速数据采集系统设计被引量:3
《电工材料》2023年第1期55-59,63,共6页谭超 段俊明 辛亮 陈浩然 杨隆 叶先志 
针对电力行业光纤光栅传感器数据采集速率不足、功耗高等问题,设计了一种基于STM32与异步FIFO的高速数据采集系统。该系统以STM32为核心,通过采用TIADC结构来实现双通道交替采样,提高了系统采样率;各通道内利用两片异步FIFO实现乒乓缓...
关键词:高速数据采集 电力系统 多通道 TIADC 异步FIFO 
PC104架构的多信息同步航空电磁收录系统研制
《火力与指挥控制》2022年第5期60-65,74,共7页王言章 王麒 周险峰 王世隆 
国家重点研发计划基金资助项目(2017YFC0601802)。
针对时间域航空电磁领域二次场晚期信号呈e指数衰减的特性,结合收录系统对航空电磁信息和GPS串行信息的同步需求,并考虑到高可靠性和宽温的应用环境,采用多线程、边沿检测、异步FIFO等技术,设计了基于PC104架构的多信息流数据同步的时...
关键词:航空电磁探测 TEM PC104架构 异步FIFO 同步采集 
一种延迟可控的异步FIFO电路设计被引量:4
《微电子学》2022年第1期42-46,共5页陈婷婷 陆锋 万书芹 邵杰 
国家自然科学基金资助项目(61704161)。
基于传统异步FIFO延迟电路设计了一种延迟可控的异步FIFO电路。该电路在实现数据跨时钟域传输的同时增加了延迟控制模块,通过调节读指针与写指针的差值实现整数延迟的控制,通过调节读时钟与写时钟的相位差实现高精度的小数延迟控制。建...
关键词:FIFO 插值率 整数延迟 小数延迟 
基于Kintex⁃7 FPGA的DDR3 SDRAM高速访存控制器优化与实现被引量:9
《现代电子技术》2021年第20期112-116,共5页李金凤 黄纬然 赵雨童 郭巾男 
辽宁省自然科学基金计划重点项目(20170540720);辽宁省教育厅科学研究经费项目(LQ2019019)。
针对高速视频图像在跨时钟域数据交互中存在的帧交错及DDR3 SDRAM带宽利用率较低的问题,提出一种新的DDR3 SDRAM访存控制方法,实现多路视频数据快速、高效访存。以Kintex⁃7 FPGA为控制核心,在VIVADO MIG IP核基础上,实现读写位宽比为10...
关键词:访存控制器 DDR3 SDRAM FPGA 异步FIFO 乒乓操作 并行设计 
检索报告 对象比较 聚类工具 使用帮助 返回顶部