基于FPGA的小数频率合成器的设计  

The Design and Simulation Approach for Fractional-N Frequency-synthesizers

在线阅读下载全文

作  者:徐琪[1] 刘祖深[1] 

机构地区:[1]中国电子科技集团公司第41研究所,山东青岛266555

出  处:《电子质量》2012年第3期20-22,共3页Electronics Quality

摘  要:小数分频是实现高分辨率低噪声频率合成器的主要技术手段。在分析了小数频率合成以及杂散抑制技术的基础上,采用高阶Σ-Δ调制技术可以将量化噪声功率的绝大部分移到信号频带之外,从而可通过滤波有效抑制噪声。仿真结果表明,该高阶数字Σ-Δ调制可以很好地抑制小数分频频率合成器中的杂散问题,具有很高的实用性。The fractional-N frequency synthesis is one of the most important techniques to realizing the frequency synthesizer with fine frequency resolution and low phase noise.In this paper,the higher-order sigma-delta modulator is proposed.It can suppress noise by the loop filter of the phase-locked-loop.The simulation show that the noise is suppressed and it is highly practicable.

关 键 词:Σ-Δ调制 小数分频 频率合成器 

分 类 号:TN74[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象