Amodgen:基于约束的CMOS模拟电路器件版图生成器  被引量:3

Amodgen: Constraints Based Device Generator for CMOS Analog Layout

在线阅读下载全文

作  者:曾璇[1] 关键[1] 赵文庆[1] 唐璞山[1] 

机构地区:[1]复旦大学电子工程系集成电路CAD实验室,上海200433

出  处:《计算机辅助设计与图形学学报》2000年第1期34-38,共5页Journal of Computer-Aided Design & Computer Graphics

基  金:国家"九五"重点科技攻关项目!(No.96-738-01-03-10);国家自然科学基金项目!(69806004)

摘  要:器件版图生成是模拟电路版图设计自动化的关键问题之一.为了使MOS器件版图的性能、形状、面积能在生成阶段得到综合优化,从而有助于解决高层次的模拟电路模块间的布局和布线问题,提出了一种新的模拟电路器件版图生成方法,并开发了基于几何约束、寄生约束、匹配约束的模块生成器Am odgen.Am odgen 针对不同的器件采用不同的版图结构,如MOS晶体管的交指(interdigitize)结构,电容的同心阵列结构,电阻垂直排列的交织(interleave)结构等,这些结构可以减小因集成电路制造工艺不均匀带来的器件失配误差.同时,Am odgen 还应用哑元条来消除边缘相关的横向刻蚀效应对器件精度的影响.基于约束的生成方法和优化版图结构技术的结合,使Am odgen 可以快速、高效地生成符合电路性能要求的版图.The layout generation of analog devices is one of the key problems in analog layout automation. To optimize the performance, shape and area of the layout of MOS devices and to make the placement and routing easier at higher level, a new methodology for analog module generation is proposed. Based on geometry constraints, parasitic constraints and matching constraints, a module generator, Amodgen, is developed. Specifically, interdigitize structures, common centroid and interleave structures are used to minimize the mismatch between matched components in the layout. Dummy stripes are used to minimize boundary dependent under cut effects.

关 键 词:模拟集成电路 CMOS器件 版图生成器 CAD 

分 类 号:TN431.102[电子电信—微电子学与固体电子学] TP391.72[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象