检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
出 处:《计算机工程》2012年第7期257-259,262,共4页Computer Engineering
基 金:国家自然科学基金资助项目(60802027);上海海事大学校基金资助项目(20090124)
摘 要:在使用硬件电路进行H.264编码时,为提高帧内预测运算速度,减少硬件电路面积,提出一种基于现场可编程门阵列(FPGA)的H.264帧内预测硬件电路的实现和优化解决方案。利用FPGA的并行处理能力和同模式下帧内预测数据冗余对硬件电路进行优化。使用Verilog语言进行模块设计,仿真平台为Modelsim,在Altera CycloneII EP2C20F484C上的实现,验证了该硬件电路结构的高效性及实用性。In order to improve intra prediction operation speed and reduce the Field Programmable Gate Array(FPGA) hardware resources consumption.An optimized hardware architecture is proposed for an intra prediction of H.264 based on FPGA.The redundancy of prediction values in the same prediction mode and the parallel processing ability are also fully utilized to optimize hardware architecture.The proposed architecture is implemented in Verilog HDL and verifies that it is effective and practical in Altera Cyclone II EP2C20F484C8 FPGA.
关 键 词:帧内预测 H.264视频编码标准 现场可编程门阵列 硬件结构 VERILOGHDL语言 并行处理
分 类 号:TP391.41[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15