检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]电子科技大学通信与信息工程学院,四川成都611731
出 处:《微电子学与计算机》2012年第5期119-123,共5页Microelectronics & Computer
基 金:国家自然科学基金项目(61006027)
摘 要:利用Verilog HDL语言,Xilinx的ISE平台实现了神经元相关性分析的设计.首先对神经元相关性分析的理论和软件实现的方法进行了简单介绍,然后对相关性分析的主要模块进行了设计,最后用ModelSim进行了功能仿真和时序仿真,用ISE做了逻辑综合与实现以及性能分析.所选FPGA器件xc5vlx220-2ff1760逻辑资源消耗只占7%,最高时钟频率可以达到240Mhz左右.只需要48个时钟周期就可以实现两个神经元之间相关性的计算,也就是200ns.64通道的情况下需要0.4ms,而用软件实现的方法至少需要几秒的时间,这样可以对神经元之间的相关性进行实时性分析.Implementing the design of neural correlation analysis using Verilog HDL and Xilinx ISE platform. Firstly, introduce the theory and software implementation method of neural correlation analysis. And then design the main module of the correlation analysis. Finally, do the functional simulation and timing simulation using ModelSim, synthesize and implement the design based on ISE platform. Only 7% logic resources are consumed of the FPGA device xcSvlx220-2ff1760. The maximum frequency can reach 240MHz. It only needs 48 clocks to implement the correlation analysis between two neurons that is 200ns. 64 channels need 4ms. However, if use the software method, it needs some seconds at least. So, it can realize the real time neural correlation analysis.
关 键 词:相关性分析 神经元 FPGA VERILOG HDL
分 类 号:TN4[电子电信—微电子学与固体电子学] R338[医药卫生—人体生理学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.116.36.23