检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:曾宪恺[1] 郑丹丹[1] 严晓浪[1] 吕冬明[1] 葛海通[1]
机构地区:[1]浙江大学超大规模集成电路设计研究所,杭州310027
出 处:《计算机应用研究》2012年第5期1778-1780,1814,共4页Application Research of Computers
基 金:国家科技重大专项基金资助项目(2009ZX01030-001-002)
摘 要:设计并实现17×17 bit带符号数字乘法器。为了提高乘法器的性能,采用改进的Booth编码算法、Wal-lace树型结构以及基于标准单元库扩展的设计方法。该方法使用逻辑功效模型分析乘法器的关键路径,通过构造驱动能力更为完备的单元以实现关键路径中每一级门功效相等,从而得到最短路径延时。将TSMC 90 nm标准单元库扩展得到扩展单元库,使用两个单元库版图分别实现数字乘法器,基于扩展单元库实现的乘法器速度提升10.87%。实验结果表明,基于标准单元库扩展的半定制设计方法可以有效提升电路的性能,这种方法尤其适用于电路负载过大的情况。This paper proposed a 17×17 bit signed digital multiplier.To improve the performance,the multiplier used modified Booth's recoding algorithm,a Wallace tree structure and design method based on standard cell library extension.It analyzed critical path using logical effort model,and by constructing cells with different driving capabilities,it implemented equal logical effort in each stage to achieve minimum path delay.Based on TSMC 90 nm standard cell library,generated an extended cell library,and implemented the layouts of multiplier respectively.Compared to standard cell library,the multiplier implemented with extended cell library achieved a performance improvement of 10.87%.Experimental results show that the semi-custom design methodology based on standard cell library extension can improve circuit performance effectively,which is especially appropriate for designs with large loads.
关 键 词:乘法器 标准单元库扩展 改进的Booth编码算法 WALLACE树 逻辑功效
分 类 号:TN47[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.145.71.192