检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]南京电子器件研究所,南京210016 [2]空军驻江苏地区军事代表室,南京210016
出 处:《固体电子学研究与进展》2012年第3期290-293,共4页Research & Progress of SSE
摘 要:设计了一种采用锁相环技术的C波段变频器模块,其原理是输入的信号与压控振荡器(VCO)信号相混频,产生两个信号频率差的信号,这个信号与差频信号IF进行鉴频鉴相,产生的误差信号经环路滤波送入压控振荡器(VCO)的调谐端完成锁相,这时压控振荡器输出的信号就是需要的信号。采用这种技术,模块输出的有用信号与输入信号泄漏到输出端口的功率比在83dB以上,可以达到较好的效果,同时可有效避免使用体积较大的腔体带通滤波器。In this paper, a c-band frequency converter module based on the PLL theory is in- troduced. The principle is the mixing of the input signal and the voltage controlled oscillator sig-nal (VCO) to produce difference frequency signal, which is used to make frequency and phase de-tecting (PFD) with the IF difference frequency signal, and the resulted error signal goes through the loop filter into the tuning side of the VCO to complete the phase-locked, then needed the out- put signal of the VCO is obtained. Using the PLL technology, the module can effectively restrain the input signal leakage in the output terminal over to 83 dB, and meanwhile it has excellent out band rejection without using c-band large cavity band-pass filter.
分 类 号:TN773[电子电信—电路与系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.195