检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:谢志伟[1] 段吉海[1] 邓翔[1] 李石林[1]
机构地区:[1]桂林电子科技大学信息与通信学院,广西桂林541004
出 处:《桂林电子科技大学学报》2012年第4期273-276,共4页Journal of Guilin University of Electronic Technology
基 金:国家自然科学基金(61161003;61166004)
摘 要:基于0.18μm CMOS工艺设计了一个用于流水线型ADC的全差分运算放大器,提出简化的等效模型,推导得到其传输函数,分析影响直流增益和频率特性的关键因素,优化关键节点处MOS尺寸与次极点位置,以取得较高增益和较大单位增益带宽。仿真结果表明,在1.8V电源电压下,所设计的运算放大器在负载为4pF时,直流增益为123dB,单位增益带宽为860MHz,相位裕度为68°,能满足14位、50MHz以上流水线ADC的需要。A differential operational amplifier for pipelined ADCs is designed based on 0.18 μm CMOS technology. A simplified equivalent model is presented to derive the transfer function of the amplifier, and the critical factors which affect the DC gain and frequency characteristic are analyzed. Aspect ratio of MOSFET at the key node of the circuit and the position of the non-dominant pole are optimized to achieve larger gain and unity gain bandwidth. With a 1. 8 V power supply and4 pF capacitor load, simulation results show that the DC gain is 123 dB, unity gain bandwidth is 860 MHz and the phasemargin is 68°, which can meet the requirements of a 14 bits pipeline ADC operating at 50 MHz.
分 类 号:TN453[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.200