基于FPGA的数字下变频设计  被引量:2

Design of Digital Down Converter Based on FPGA

在线阅读下载全文

作  者:李柳[1] 彭蔓蔓[1] 

机构地区:[1]湖南大学信息科学与工程学院,湖南长沙410082

出  处:《电子产品世界》2012年第8期38-40,共3页Electronic Engineering & Product World

摘  要:数字下变频(Digital Down Converter or DDC)是软件无线电的核心技术之一,本文首先介绍了数字下变频的原理,然后主要讨论了基于FPGA的数字下变频实现结构,在Xilinx公司ISE10.1开发环境下,通过编写Verilog程序和调用IP核相结合的方式研究了数字下变频的FPGA实现方法,通过FPGA芯片Virtex-5 XC5VLX110T设计实现了数字下变频器,并用Modelsim对各个模块和整个系统进行仿真,结果表明,各个模块和整个系统都能按要求工作,从而验证了FPGA实现数字下变频的正确性。

关 键 词:数字下变频 IP核 数字频率合成器(DDS) FPGA 

分 类 号:TN773[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象