检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国工程物理研究院电子工程研究所,四川绵阳621900
出 处:《信息与电子工程》2012年第4期479-483,共5页information and electronic engineering
摘 要:信号分选是雷达侦察系统中至关重要的环节,利用现场可编程逻辑门阵列(FPGA)实现雷达信号分选对系统速度和可靠性的提升具有重大影响,为此提出了一种非处理器架构并完全基于FPGA器件的广度优先搜索邻居(BFSN)聚类分选算法实现架构。在Xilinx公司的Virtex 5 FPGA上进行了硬件实现,并通过软件仿真与硬件测试对架构进行了实验验证。实验结果证实,该架构可对5部模拟雷达信号进行有效且快速的处理,证明了基于FPGA的雷达信号分选实现在工程上的可行性与高效性。Signal separation is the key step in a radar reconnaissance system. Separating radar signals on Field Programmable Gate Array(FPGA) has significant impact on speed and reliability of a system. A new structure without any microprocessor is proposed based upon the Board First Search Neighbors(BFSN) clustering algorithm and being implemented on FPGA. An implementation on Xilinx Virtex 5 FPGA is performed and computer simulation and hardware testing experiment are executed. The results verify the capability of the proposed structure to handle the signals of 5 simulative radars, and certify the feasibility and high efficiency of radar signal separating method using FPGA.
关 键 词:雷达信号分选 广度优先搜索邻居聚类 现场可编程逻辑门阵列 雷达数据处理
分 类 号:TN957.51[电子电信—信号与信息处理]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.74