检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:马游春[1,2,3] 曾青林[1,2] 李锦明[1,2]
机构地区:[1]中北大学电子测试技术国防重点实验室,太原030051 [2]中北大学仪器科学与动态测试教育部重点实验室,太原030051 [3]北京航空航天大学光电技术研究所,北京100191
出 处:《计算机测量与控制》2012年第9期2546-2548,共3页Computer Measurement &Control
基 金:国家自然科学基金重点项目(50424507)
摘 要:为了提高反熔丝FPGA芯片分频电路的系统工作频率,针对ACTEL公司提供的反熔丝芯片A32100DX,提出了基于计数器、移位寄存器与状态机的分频器VHDL编程方法,给出了硬件开发设计流程及3种设计方法的源程序,并对采用局部时钟及全局时钟、同步复位、异步复位、以及复位置零的计数器法在高低温环境下进行了后仿真对比分析,后仿真对比及烧写后的实测结果表明同步复位的移位寄存器分频方法后仿真速度最高,但在烧写后工作的可靠性不高,容易出现无输出现象,采用全局时钟且同步复位清零的计数器法速度较高,且工作可靠,已经在型号设计中采用。To improve frequency divider of anti-fuse FPGA A32100DX provided by ACTEL Company, the counter, shift register and state machine based divider program methods with VHDL were presented. The hardware design flow and three divider source code were giv- en. The post simulation result of the divider with CLKBUFFER, QCLKBUFFER, synchronized reset, asynchronized reset and zero preset method show that shift register way has highest system frequency and unstable, while the counter with CLKBUFFER, synchronized reset and zero preset method can work well under real chip test.
分 类 号:TP274.2[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.15.7.155